评估资讯网

评估资讯网

当前位置: 主页 > 体育资讯 >

封装方法MCS-51P1P2P3P0晶体振荡电途反相输入端和输

评估资讯网 时间:2020年07月19日 23:25

单片机内部机合及道理简介(1)表部引脚功效 (2)存储空间设备和功效 单片机的使命进程2.1.1 内部机合与基础特征 运算器限定器 时钟电途 4KROM 步骤存储器 256BRAM 数据存储器 2X16位 依时/计数器 CPU 打点器 64KB总线 扩展限定器 可编程I/O 端口P0-3 可编程 串行口 内部步骤存储器内部步骤存储器ROM ROM ::4KB 4KB的存储容量; 的存储容量; 内部数据存储器内部数据存储器RAM RAM::256B 256B(128B (128B的的RAM+2 RAM+2 1B 1B的的SFR) SFR) 寄存器区:设有寄存器区:设有44个寄存器区 个寄存器区,每一个区有 ,每一个区有 R0 R0--R7 R7八个使命寄存器; 八个使命寄存器; 88位并行输入输出端口:位并行输入输出端口:P0 P0、、P1 P1、、P2 P2和和P3 P3;; 依时依时//计数器: 计数器:22个个16 16位位的依时 的依时//计数器; 计数器; 串口:串口:全双工 全双工端口( 端口(RXD RXD:给与端, :给与端,TXD TXD发发 断绝体例:设有断绝体例:设有55个断绝源 个断绝源;; 体例扩展才气:可表接体例扩展才气:可表接64K 64K的的ROM ROM 和和64KB 64KB RAM RAM;; 仓库:设正在仓库:设正在RAM RAM单位 单位中,能够浮动既通过堆 中,能够浮动既通过堆 栈指针 栈指针SP SP来确定仓库的场所 来确定仓库的场所 布尔打点机:配合布尔打点机:配合布尔 布尔运算的指令举行各式 运算的指令举行各式 逻辑运算; 逻辑运算; 指令体例:指令体例:111 111条指令 条指令。。 MCS-51系列芯片及筑造工艺 型号 片内ROM 片内RAM DIP40脚 8051 掩膜4KB 128B+SFR DIP40脚 8751 EPROM 4KB 128B+SFR DIP40脚 89C51 FLASH 4KB 128B+SFR DIP40脚 89C2051 FLASH 2KB 128B+SFR 15 简化DIP 20脚 8XC52 8K 256B+SFR 2.1.2MCS-51 (1)MCS-51单片机有两种封装式样: a.40脚的双列直插DIP封装; DualIn-line Package b.44脚的PLCC---------- Plastic Leaded Chip Carrier c.其他的封装式样 。 封装式样 MCS-51P1 P2 P3 P0 晶体振荡电途反相输入端和输出端。 15~45pfx2 1~12MHz(MCS-51) 0~24MHz(Atmel-89C) XTAL1 XTAL2 也能够由 XTAL1端接 入表部时钟,此时应 XTAL2接地:XTAL2 XTAL1 表部时钟 常常表接一个 晶振两个电容 PROG功效:片内有EPROM的芯片,正在EPROM编程时代,此引脚输入编程脉冲。 RST(9脚):正在体例上电震撼器入手使命时, 正在内部加 正在此引脚上有一个两个时钟周期的高电平使单 片机复位。但为了使体例复位牢靠,倡议表加 一个上电复位电途,伸长复位的时候。当单片 机掉点时,此引脚能够接入备用电源向单片机 内部的RAM供电,以提防RAM中的数据遗失。 细心:正在复位状况下:一齐SFR的实质全 变为“0”,端口输出“1”。RAM实质稳定。 RST Vcc 1K 10Ω RSTVcc T=RC单片机 74LS373P0.0-P0.7 ALE PSEN P2.0-P2.4 8D 8Q OE A8-A12 A0-A7 D0-D7 EAOE CE EPROM PSEN:寻址表部步骤存储器时选通表部EPROM的 读限定端(OE)低有用。 EPROM 80C51单片机ROM寻址边界为64KB,个中4KB正在片内,60KB正在片表(80C31芯片无内ROM,全面正在片表)。 当EA依旧高电平淡,先拜望内ROM,但当PC(步骤计数器)值超出4KB(0FFFH)时,将自愿转向施行表ROM中的步骤。 当EA依旧低电平淡,则只拜望表ROM,不管芯片内有否内ROM。对80C31芯片,片内无ROM,所以EA必需接地。 Vpp功效:片内有EPROM的芯片,正在EPROM编程时代,施加编程电源Vpp。 80C51共有4个8位并行I/O端口:P0、P1、P2、P3 口,共32个引脚。P3口还拥有第二功效,用于出格 信号输入输出和限定信号(属限定总线 RXD:串行口输入端;P3.1 TXD:串行口输出端;P3.2 INT0:表部断绝0哀求输入端;P3.3 INT1:表部断绝1哀求输入端;P3.4 T0:依时/计数器0表部信号输入端;P3.5 T1:依时/计数器1表部信号输入端;P3.6 WR:表RAM写选通讯号输出端;P3.7 RD:表RAM读选通讯号输出端。80C51的存储器机合机合能够分为三 个区其余存储空间,分散是: 256B内部数据存储器(内RAM)(包含出格功效寄存器)。 64KB表部数据存储器(表RAM);80C51存储空间设备图 MCS-51 单片机 ROM4K RAM256B RAM64K ROM64K (1)MCS-51 片内数据存储器 出格功效 寄存器 SFR 通用数据 存储器 80H 7FH 00H FFH RAMRAM RAM128B 位寻址区 便笺区07H 00H 7FH 30H 2FH 20H 1FH 17H 0FH 四个使命寄存器区 每个区中有R0-R7 八个使命寄存器 位寻址区 16个单位20H-2FH, 共有128 可寻址位个位。 位地方:00H-7FH 细心:位地方与字节地方的区别 通用的RAM区 地方:30H-7FH 0区使命寄存器区机合图 R7 R6 R5 R4 R3 R2 R1 R0 RAM地方 07H 06H 05H 04H 03H 02H 01H 00H 返回上一次 (3)片内RAM(20H-2FH)位寻址 7F7E 7D 7C 7B 7A 79 78 77 76 75 74 73 72 71 70 6F 6E 6D 6C 6B 6A 69 68 67 66 65 64 63 62 61 60 5F 5E 5D 5C 5B 5A 59 58 57 56 55 54 53 52 51 50 4F 4E 4D 4C 4B 4A 49 48 47 46 45 44 43 42 41 40 3F 3E 3D 3C 3B 3A 39 38 37 26 25 24 23 22 21 20 2F 2E 2D 2C 2B 2A 29 28 27 26 25 24 23 22 21 20 1F 1E 1D 1C 1B 1A 19 18 17 16 15 14 13 12 11 10 0F 0E 0D 0C 0B 0A 09 08 07 06 05 04 03 02 01 00 2FH 20H 字节地方 字节地方和位地方是靠区别类型的指令来分辨的。如: MOV 将RAM的20单位实质送累加器A;MOV 将RAM位寻址区中20H位送CY中。RAM 128B 出格功效寄存器SFR(21) 出格用处寄存器的齐集。用来设定单片机内部 各个部件的使命形式,存放合连部件的状况,依时 器初值寄存器,并行端口的锁存器等。 SFR 高128B 低128B 0FFH 80H 7FH 00H 出格功效寄存器 SFR正在片内RAM 中的场所 标识符 地方ACC PSWSP DPTR P0 P1 P2 P3 IP IE TMOD TCON 累加器 B寄存器 步骤状况字 仓库指针 数据指针(包含DPH,DPL) 断绝优先级限定寄存器断绝准许限定寄存器 依时/计数器形式限定寄存器 依时/计数器限定寄存器 0E0H 0F0H 0D0H 81H 83H,82H 80H 90H 0A0H 0B0H 0B8H 0A8H 89H 88H 出格功效寄存器 出格功效寄存器 SFR SFR( (21 21页表 页表22--44)) 标识符 TH0TL0 TH1 TL1 SCON SBUF PCON 依时/计数器0初值寄存器高8位 依时/计数器0初值寄存器低8位 依时/计数器1初值寄存器高8位 依时/计数器1初值寄存器低8位 串行口限定寄存器 串行口数据缓冲器(给与,发送) 电源限定寄存器 8CH 8AH 8DH 8BH 98H 99H 97H SFR SFR 累加器 累加器A: 最常用的专用寄存器最常用的专用寄存器, 公多公多 数的指令操作数都来自累加器 数的指令操作数都来自累加器A. A.一齐 一齐 的算术运算指令的运算结果都存放正在 的算术运算指令的运算结果都存放正在AA BB寄存器寄存器:: 乘除法指令利用的寄存器 乘除法指令利用的寄存器.. 数据指针DPTR:16位寄存器,高八位DPH和低八位DPL组成。 SP仓库指针: 8位寄存器,用来指示仓库的场所,可由 软件修正。正在MCS-51单片机的策画中,片 内RAM区为仓库的可用空间。上电或复位时, SP被初始化为07H,既仓库底部被确定正在 RAM的07H单位。 CY(PSW.7)进位记号: 正在加减法运算中,累加器A的最高位A7有进位,则 CY=1,不然CY=0. AC(PSW.6):辅帮进位位: 用来判决加减法运算时,低四位是否向高四位进位 或借位(既A3的进位或借位). F0(PSW.5) 用户记号位: 一律由用户来界说和利用。 RS1,RS0使命寄存器区挑选位: CY AC F0 RS1 RS0 OV OV(PSW.2)溢出记号位: 判决符号数加减法运算时是否有溢出. OV的结果能够用一个算法来暗示: OV=CP异或CS 个中:CP为A7的进位,CS为A6的进位 OV=1 注脚有溢出。 P(PSW.0)奇偶记号位:用来记号累加器A中运算后1的个数。 当P=1时,注脚A中1的个数为奇数个,反 之为偶数个。 并行端口P0-P3:SFR中的P0-P3本质上便是I/O端口的数 据锁存器。与RAM中的大肆一个单位雷同, P0-P3都有我方的RAM地方:80H、90H、A0H、 B0H。因而,正在51单片机中的输入、输出操 作本质上便是个一般的RAM单位操作雷同: 施行挪用子步骤或产生断绝时,CPU会自愿将今朝PC值压入仓库,将子步骤入口地方或断绝入口地方装 入PC;子步骤返回或断绝返回时,还原原有被压入堆 栈的PC值,接续施行原挨次步骤指令。 PC不属于出格功效寄存器,不行拜望,正在物理机合上是独立的。 PC是一个16位的地方寄存器,用于存放将要从ROM中读出的下一字节指令码的地方,所以也称为地方指针。 自愿加1。CPU从ROM中每读一个字节,自愿施行PC+1PC; 施行变化指令时,PC会凭据该指令央浼修正下一次读ROM新的地方; FFFFH 1000H 0FFFH 0000H 片表步骤存储器 (最大64K) 0FFFH 0000H 单片机内部 步骤存储器 (4K) 地方边界:0000H~FFFFH,共64KB。个中:低段4KB:0000H~0FFFH 80C51和87C51正在片内,80C31正在片表。 高段60KB:1000H~FFFFH。正在片表。 读写ROM用MOVC指令,限定信号是PSEN和EA。 读ROM是以步骤计数器PC行为16位地方指针,依序读相 应地方ROM中的指令和数据,每读一个字节,PC+1PC,这 是CPU自愿酿成的。 然则有些指令有修正PC的功效,比方变化类指令和MOVC 指令,CPU将按修正后PC的16位地方读ROM。 读表ROM的进程: CPU从PC(步骤计数器)中取出今朝ROM的16位地 址,分散由P0口(低8位)和P2口(高8位)同时输 出,ALE信号有用时由地方锁存器锁存低8位地方信 号,地方锁存器输出的低8位地方信号和P2口输出的 高8位地方信号同时加到表ROM 16位地方输入端,当 PSEN信号有用时,表ROM将相应地方存储单位中数据 送至数据总线口),CPU读入后存入指定单位。 需求指出的是: 64KB中有一幼段边界是80C51 体例专用单位,0003H~0023H是5个断绝源断绝服 务步骤入口地方(详见第5章),用户不行放置其他 实质。 80C51复位后,PC=0000H,CPU从地方为0000H的 ROM单位中读取指令和数据。从0000H到0003H惟有 3B,根蒂不不妨放置一个完全的体例步骤,而 80C51又是依序读ROM字节的。所以,这3B只可用来 放置一条跳转指令,跳转到其他合意的地方边界去 施行真正的主步骤。 地方边界:0000H~FFFFH共64KB。 读写表RAM用MOVX指令,限定信号是P3口中的RD和WR。 通常境况下,惟有正在内RAM不行知足行使 央浼时,才表接RAM。 表RAM 16位地方分散由P0口(低8位)和P2口(高8 位)同时输出,ALE信号有用时由地方锁存器锁存低8位 地方信号,地方锁存器输出的低8位地方信号和P2口输出 的高8位地方信号同时加到表RAM 16位地方输入端,当RD 信号有用时,表RAM将相应地方存储单位中的数据送至数 据总线口),CPU读入后存入指定单位。 读表RAM的进程扩张 写表RAM的进程: 写表RAM的进程与读表RAM的进程类似。只是限定 信号区别,信号换成WR信号。当WR信号有用时, 表RAM将数据总线口分时传送)上的数据写入相 应地方存储单位中。 2.2.1 P0 一、特质 (1)熟行为通用数据I/O端口时,拥有较 强的驱动才气(8个TTL负载),与MOS负载连绵 时,需求表接一个上拉电阻。 (2)行为“地方、数据复用总线口开始输出表部存储器的低八位地方,然 后再变为数据总线举行数据的输入或输出.此 时,P0口不行再行为通用I/O口。 P0口的位机合图 返回 返回前一次 P0.x引脚 Vcc 地方/数据 1/0 限定(=0时) 读引脚内部总线时) Vcc 上拉电阻 读引脚 与表电途连绵 内部总线 地方/数据 限定 引脚P0.X VccP0用作通用I/O时,限定=0 此脚作输出口时,当P0口用作输出口时,因输出级处于开漏状况,必需表接上拉电阻。 V2 V1 内部总线口用作地方/数据复用口,限定=1 •作地方/数据输出:输出地方/数据 V1V2 内部总线口用作地方/数据复用口 作/数据输入:与P0用作通用I/O时输入时境况 类似,CPU使V1、V2均截止,从引脚上输入的表部 数据经缓冲器U2进入内部数据总线 内部总线 地方/数据 限定 引脚P0.X P0P0 正在输入操作前,为了确保输入无误,必需先向端口写1;V2 V1 做通用数据I/O端口时,输出级上端的FET处于截止状况,因而与MOS器件连绵时,必需接“上拉电 阻”,不然不行无误的输出高电平; “读引脚”与“读锁存器”是区其余两个数据通道。平常“读—修正—写” 的操作,CPU读的都是 端口锁存器中的数据; 为升高电途牢靠性,端口引脚不要直接与三极管一类的器件直接连绵,应加远离电途或与三极管之 间加一个电阻; 负载的接法(负载的接法(扩张的实质 扩张的实质)) “拉电流”仍然“灌电流”----与大电流负载连绵 (咱们以美国ATMEL公司坐褥的AT8951为例) 利用灌电流的形式与电流较大的负载直接连绵时, 端口能够罗致约20mA的电流而保 证端口电平不高于0.45V(见右上图)。 (2)采用拉电流形式连绵负载时,AT89C51 所能供给“拉电流”仅仅为80μA,不然输出的 高电平会快速低落.倘若咱们采用右下图的形式, 向端口输出一个高电平去点亮LED,会察觉,端 口输出的电平不是“1”而是“0”! Px.y Vdd Px.y Vdd Vdd 灌电流形式 输出”0”点 亮LED 拉电流形式 输出高电平 点亮LED 返回 单片机与继电器等大电流负载的接口 AT89C51的端口能够罗致约20mA的电流.看待继电器等大 于20mA的负载,单片性能够采 用右图的接法,用一个三极管来 承当负载所需的大电流. 若于负载电流易变成骚扰单片机的情况,应采用右下图”光电隔 离”的形式.个中: B两处没有任何电的干系. VccVdd Px.y 返回Px.y 负载 Vcc 2.2.2 P1 P1.x引脚 Vcc 读引脚内部总线 内部上拉电阻上拉电阻 三态门 2.2.3 P2 返回上一次 P2.x引脚 Vcc 地方/数据 1/0 限定 读引脚内部总线 MUX(地方/数据=0) 内部上拉电阻 该当细心的是:仅利用表部数据存储器时,P2口分两种境况: (1)仅仅利用256B的表部RAM时,既利用movx a,@r0指令拜望表部RAM,此时用8位的寄存器R0或R1 作间址寄存器,这时P2口无用,因而正在这种境况下,P2 口仍旧能够做通用I/O端口。 (2)倘若拜望表部ROM或利用大于256BRAM时, P2口必需行为表存储器的高八位地方总线。 如:movx DPTR;拜望表部数据存储器 movc DPTR;拜望表部步骤存储器 上一页 返回 2.2.4 P3 返回 P3.x引脚 替换输出功效 读引脚内部总线 MUX(地方/数据=0) Vcc 上拉电阻 2.3.1 时钟电途 时钟周期(震撼周期)。 80C51振荡器形成的时钟脉冲频率的倒数,是最基 本最幼的依时信号。 状况周期 它是将时钟脉冲二分频后的脉冲信号。状况周期是 时钟周期的两倍。状况周期又称S周期。正在S周期内有两 个时钟周期,即分为两拍,分散称为P1和P2 机械周期是6个状况周期、12个时钟周期。 当时钟频率为12MHz时,机械周期为1S; 当时钟频率为6MHz时,机械周期为2S。 机械周期80C51单片机使命的基础依时单元,简称机周。 一个机械周期含有6个状况周期,分散为S1、S2、…、 S6,每个状况周期有两拍,分散为S1P1、S1P2、S2P1、 S2P2…,S6P1、S6P2 (4)指令周期 指CPU施行一条指令占用的时候(用机械周期暗示)。 80C51施行各式指令时候是不雷同的,可分为三类:单机 周指令、双机周指令和四机周指令。个中单机周指令有64 条,双机周指令有45条,四机周指令惟有2条(乘法和除法 指令),无三机周指令。 图2-9 80C51的取指/施行时序 双字节单周期指令,例:ADDA,#data c)单字节双周期指令,例 INC DPTR d)双字节双周期指令:例 PHSH direct 振荡周期(时钟周期)= 晶振频率fosc的倒数; 1个机械周期 6个状况周期1个机械周期 12个时钟周期;1个指令周期 1、2、4个机械周期2.3.3 复位电途 80C51单片机的使命形式共有四种: 复位形式; 步骤施行形式; 节电形式; 片内ROM编程(包含校验)形式。 复位条款 RST引脚依旧2个机械周期以上的高电平。 竣工复位操作,必需使RST引脚(9)依旧两 个机械周期以上的高电平。比方,若时钟频率为 12MHz,每机周为1 ,则只需络续2S以上时 间的高电平;若时钟频率为6MHz,每个机械周 ,则需求络续4S以上时候的高电平。PC: 0000H TMOD: 00H Acc: 00H TCON: 00H 00HTH0: 00H PSW: 00H TL0: 00H SP: 07H TH1: 00H DPTR:0000H TL1: 00H P0~P3:FFH SCON: 00H IP:00000B SBUF: 大概 IE:000000B PCON: 00000B 2.4.2 步骤的施行形式 单步施行形式待机(息闲)形式(Idle) 掉电维持形式(Power Down) 正在Vcc=5V,fosc=12MHz条款下, 平常使命时电流约20mA; 待机(息闲)形式时电流约5mA; 掉电维持形式时电流仅75A。 (1)SMOD:波特率倍增位。 (2)GF1和GF0:通用记号位。由软件置、复位。 (3)PD:掉电形式位。若PD 1,进入掉电使命形式。(4)IDL:待机形式位。若IDL 1,进入待机形式。倘若PD和IDL同时为1,则进入掉电使命形式。复位时, PCON中一齐界说位均为0。 待机(息闲)形式 待机(息闲)状况退出 形成断绝; 复位。 待机(息闲)形式状况 片内时钟仅向断绝源供给,其余被阻断; PC、出格功效寄存器和片内RAM状况依旧稳定; I/O引脚端口值依旧原逻辑值; ALE、依旧逻辑高电平; CPU不使命,但断绝功效接续存正在。 待机(息闲)状况进入 只消使PCON中IDL场所1。 掉电维持形式 掉电维持状况退出 掉电维持形式状况 片内振荡器停振,一齐功效部件勾留使命; 片内RAM数据新闻存在稳定; ALE、PSEN为低电平; Vcc可降至2V,但不行真正掉电。 掉电维持状况进入 只消使PCON中PD场所1。 独一伎俩是硬件复位,复位后片内RAM 数据稳定,出格功效寄存器实质按复位状 态初始化。 2.5 单片机的使命进程 1.取指令进程(代码74H,E0H,分散存于0000H和0001H) (1)0000H送片内地方寄存器; (2)PC的自愿加1; (3)地方寄存器的实质送存储器; (4)发出读敕令; (5)将单位的指令代码送指令寄存器。 (1)理解前面赢得指令的代码,如取数指令; (2)0001送地方寄存器; (3)发出读敕令; (4)单位实质送A; 2.6 80C51 一、概述 单片机最幼体例便是能使单片机使命的最 少的器件组成的体例,是大大都限定体例所 必不行少的症结局部。 二、构成与道理电途 微打点器 AT89C52 晶体振荡 74ls373表部存 RAM6264 单片机最幼体例的组成框图 TitleNumber Revision Size A4 Date: 22 -May -20 07 Sh eet File:D:\06 电子策画大赛\电子策画竞赛\20 05 \电途板策画与筑造\竞赛策画.dd EA/VP31 X1 19 X2 18 RESET RD17 WR 16 INT0 12 INT1 13 T0 14 T1 15 P1 39P0 38P0 37P0 36P0 35P0 34P0 33P0 32P2 21P2 22P2 23P2 24P2 25P2 26P2 27P2 28PSEN 29 ALE/P 30 TXD 11 RXD 10 U3 89C52WD D0 D413 Q4 12 D5 14 Q5 15 D6 17 Q6 16 D7 18 Q7 19 OE LE11 U4 74HC373 A0 10 A1 A825 A9 24 A10 21 A11 23 A12 CS120 CS2 26 WE 27 OE 22 D0 11 D1 12 D2 13 D3 15 D4 16 D5 17 D6 18 D7 19 U5 6264 Y015 Y1 14 Y2 13 Y3 12 Y4 11 Y5 10 Y6 U774HC138 12 C920 D0D1 D2 D3 D4 D5 D6 D7 VCC ADDR1 ADDR2 VCC VCC P1 D21N41 48 VCC MAX7 U8B74 HC02 P1 看门狗电途U9 TXD RXD P3 A0-A7D0-D7 J4CON10 J5CON10 J6CON4 J7CON8 VCC GND 10J2 CON10 VCC GND P3 1011 12 J1 KEY P3 J320 PI 单片机的最幼体例CPU 存储器 监控电途 单片机最幼体例的道理图 Vcc,GND: 电源端 XTAL1,XTAL2: 片内振荡电途输入、输出端 RESET:复位端 正脉冲有用(宽度8 mS) EA/Vpp:寻址表部ROM限定端。低有用 片内有ROM时该当接高电平。 ALE/PROG:地方锁存准许限定端。 PSEN:选通表部ROM的读(OE)限定端。低有用 幼结 P0.0—P0.7:8位数据口和输出低8位地方复用口(复用时是双向口;不复用时也是准双向口) P1.0—P1.7:通用I/O口(准双向口) P2.0—P2.7:输出高8位地方 (用于寻址时是输出口;不寻址时是准双向口) P3.0—P3.7:拥有特定的第二功效(准双向口) 细心:正在不过扩ROM/RAM时,P0~P3均可作通用I/O 口利用,并且都是准双向I/O口(比方:AT89C51)! 幼结 P3.0RxD: 串行口给与数据输入端 P3.1 TxD: 串行口发送数据输出端 P3.2 INT0: 表部断绝申请输入端 P3.3INT1: 表部断绝申请输入端 P3.4T0: 表部计数脉冲输入端 P3.5T1: 表部计数脉冲输入端 P3.6WR: 写表设限定信号输出端 P3.7 RD: 读表设限定信号输出端 幼结 寄存器 复位状况 寄存器 复位状况 PC 0000H TCON 00H 00HT2CON 00H 00HTH0 00H PSW 00H TL0 00H SP 07H TH1 00H DPTR 0000H TL1 00H P0-P3 FFH SCON 00H IP XX000000B SBUF XXH IE 0X000000B PCON 0XXX0000B TMOD 00H 回忆 片内RAM128字节(00H—7FH); 片内RAM前32个单位是使命寄存器区(00H—1FH) 片内RAM有128个可按位寻址的位,占16个单位。 位地方编号为:00H—7FH 散布正在:20H—2FH单位 片内21个出格功效寄存器(SFR)中:地方号能被8整除的 SFR中的诸君也可按位寻址 可寻址片表RAM64K字节 (0000H—FFFFH) 可寻址片表ROM64K字节 (0000H—FFFFH) FlashROM 4K字节 (000H—FFFH) 幼结 片内RAM128字节(00H—7FH) 00H 20H 2FH 7FH 1FH 30H 80H FFH 52子系列才有 的RAM区 一般RAM区 位寻址区 使命寄存器区 SFR散布正在 80H-FFH 个中92个位 可位寻址 80H FFH 一齐的RAM区(包含位寻址 区、使命寄存器区)都可 以用于存放数据,故也称 为数据缓存寄存器 128字节 幼结 可寻址片表RAM64K字节 (0000H—FFFFH); 可寻址片表ROM64K字节 (0000H—FFFFH); FlashROM 4K字节 (000H—FFFH); FFFFH 0000H 可寻址 RAM64K 字节 FFFFH 0000H 可寻址 ROM64K 字节 FFFH 000H 可寻址 FlashROM 4K 字节 89C51 7FH 00H RAM128字节 FFH 80H 幼结 Thank you?

封装方法MCS-51P1P2P3P0晶体振荡电途反相输入端和输的相关资料:
  本文标题:封装方法MCS-51P1P2P3P0晶体振荡电途反相输入端和输
  本文地址:http://yunshine.net/a/tiyuzixun/0719548.html
  简介描述:单片机内部机合及道理简介(1)表部引脚功效 (2)存储空间设备和功效 单片机的使命进程2.1.1 内部机合与基础特征 运算器限定器 时钟电途 4KROM 步骤存储器 256BRAM 数据存储器 2X16位...
  文章标签:中国体育网 劲爆体育 保险行业最新资讯 新浪旧版比分直播
  您可能还想阅读以下相关文章:
----------------------------------
栏目列表
推荐内容